FPGA+DDR(MT46V64M8P) - 嘉立创EDA开源硬件平台

编辑器版本 ×
标准版 Standard

1、简单易用,可快速上手

2、流畅支持300个器件或1000个焊盘以下的设计规模

3、支持简单的电路仿真

4、面向学生、老师、创客

专业版 professional

1、全新的交互和界面

2、流畅支持超过3w器件或10w焊盘的设计规模,支持面板和外壳设计

3、更严谨的设计约束,更规范的流程

4、面向企业、更专业的用户

标准版 FPGA+DDR(MT46V64M8P)

  • 5.9k
  • 0
  • 39

简介:FPGA + DDR1-SDRAM 最小系统板

开源协议: MIT

(未经作者授权,禁止转载)

创建时间: 2020-02-09 22:19:44
更新时间: 2024-04-15 22:08:15
描述
本工程用于展示 FPGA 如何用普通管脚驱动 DDR-SDRAM(DDR1) 详见 https://github.com/WangXuan95/FPGA-DDR-SDRAM 本工程包含: * FPGA 芯片 (Cyclone IV EP4CE6E22) * DDR-SDRAM 芯片 (MT46V64M8P) * USB-UART 芯片 (CH340E),用于开展FPGA和上位机(电脑)的通信。
设计图
原理图
1 /
PCB
1 /
未生成预览图,请在编辑器重新保存一次
ID Name Designator Footprint Quantity
1 50MHZ X1 OSC-YSX-3225_4P 1
2 10k R5,R4,R6,R10,R9 R0603 5
3 EP4CE10E22 U2 LQFP-144 1
4 33R R7,R8 R0603 2
5 EPCS16SI8N U3 SOIC-8_150MIL 1
6 2x5 PINS J1 2X5JTAG 1
7 USB_MINI J2 USB_MINI 1
8 100nF C22 C0603 1
9 47uF C25,C24,C23 CASE-B_3528 3
10 AMS1117-3.3 U6 SOT-223 1
11 AMS1117-2.5 U5 SOT-223 1
12 AMS1117-1.2 U7 SOT-223 1
13 SS510 D1 SMC/DO-214AB 1
14 3k R1,R11,R2 R0603 3
15 100R R3 R0603 1
16 100nF C11,C12,C13,C14,C15,C16,C3,C18,C19,C20,C21,C4,C5,C6,C7,C2,C8,C10,C17 0603 19
17 1uF C1 0603 1
18 Header-Female-2.54_2x13 J3,J4 HDR-TH_26P-P2.54-V-R2-C13-S2.54 2
19 CH340E U4 MSOP-10 1
20 MT46V64M8P-5B L IT U1 MICT-P-66_N 1

展开

工程视频/附件
暂无
工程成员
侵权投诉
相关工程
换一批
加载中...
添加到专辑 ×

加载中...

温馨提示 ×

是否需要添加此工程到专辑?

温馨提示
动态内容涉嫌违规
内容:
  • 153 6159 2675

服务时间

周一至周五 9:00~18:00
  • 技术支持

support
  • 开源平台公众号

MP